AT-81-001.jpg

  這是一個 非常簡單但却有效的電路,我們可利用V MOS FET的高阻抗特性來達到計時效果。

  首先將S1按下後C1便可充電至Vcc電壓,同時使得Q1導通,因此電池上之電流流經Q1而至小收音機。此時C1上的電壓,則經由D1逆向狀態下的洩露電流做放電的動作。此電路的主要目的在於延遲,所以假如想把D1改成電阻,是可以但得用到200-300MΩ才顯得有好效果,這麼大的電阻想找都不容易,然而使用D1的逆向特性却是最適合的了。

  延遲時間可達70分鐘,若想改變時間則可更換C1,但應用鉭質的方有較佳的效果,在試驗的時間也可用個小繼電器,這樣在開或關時才有明顯的區別。

  由於線路簡單,所以可將此電路裝在小收音機內。當然也可將此電路擴充為更長的時間(可再除頻),但線路也就要複雜點,以此小時段你或可將之定為睡眠開關,邊躺邊聽,以免隔天一醒來,小收音機就不來電了!(DT-6)

轉載音響技術第81期SEP. 1982 實用電路精粹/V MOS計時器 DT-6/原載:POPULAR ELECTRONICS JUNE 1982/

    全站熱搜

    蘇桑 發表在 痞客邦 留言(0) 人氣()