AT-100-005電源失效偵測電路MT-56  

  對電腦化自動控制系統而言,於某些場合下,業主常常要求您的系統必須能提供bettery-backup的功能;換句話說,在AC電源失效的一瞬間,您的系統必須能將一切必要的Status存起來,另方面則以電池供給CMOS RAM的POWER來保存其資料,以待電源復電後,系統能繼續的RUN下去。

  這種功能的設計,通常包含兩方面:一為電源失效偵測電路,另一則為電池back-up部分。本文所示即為AC電源的失效偵測電路,其能在150uS之內發出失效的警告;倘若您的系統採用switching power supply,則SPS的hold-time約有30mS,則您的CPU應有30mS-150uS=2985mS的時間來儲存各種status,這對execution time為uS級的CPU而言,它能作太多太多事情了;這個優點,旗標的同志與愛好者不妨好好思考一番,想想是不是把此警告信號送往CPU的NMI PIN即可?!

  線路中IC1充作開關用途,當輸入端的AC電源線介於-3至+3伏之間時,IC1即會輸出脈衝,再經由光隔離器耦合至邏輯電路來,因耦合過來的脈衝其上昇時間甚緩慢,史密特觸發器IC2可改進此項缺點,改良後的波形再用來觸發MMI(74121),惟MMI的時間常數必須設定在150uS。以邏輯觀念來說明,當AC電源失效時,IC1的輸入電壓降為零,輸出一脈衝,此脈衝信號傳送至MMI之後,Q端產生0到1的變化,因而FF1開始動作,由FF1的Q端輸出電源失效信號。當瞬間電源電壓超過3伏時,電路開始重定,[ 光耦合器無脈衝進入,IC2輸入端為高電位,故輸出端為低電位,此低電位送至FF1的第一腳(Reset PIN),是故電路被重新設定。又,本電路中的CA3059,其內部具有電壓限制器,所以它能直接承受AC電源線電壓。

轉載音響技術第100期APR. 1984 實用電路精粹/電源失效偵測電路 MT-56/

    全站熱搜

    蘇桑 發表在 痞客邦 留言(0) 人氣()